更新时间:2018-12-26 18:27:38
封面
版权信息
前言
第1章 概述
1.1 可编程逻辑器件
1.2 EDA技术与硬件描述语言
1.3 ⅤHDL语言简介
1.4 本章总结
第2章 VHDL语言程序结构
2.1 ⅤHDL程序结构概述
2.2 ⅤHDL程序基本组成
2.3 本章总结
第3章 VHDL语言基本要素
3.1 词法单元
3.2 数据对象
3.3 数据类型
3.4 运算操作符
3.5 属性
3.6 本章总结
第4章 VHDL语言描述语句
4.1 ⅤHDL语句概述
4.2 基本的ⅤHDL并行语句
4.3 基本的ⅤHDL顺序语句
4.4 本章总结
第5章 有限状态机的VHDL设计
5.1 有限状态机概述
5.2 有限状态机设计重点解析
5.3 有限状态机的ⅤHDL描述
5.4 有限状态机ⅤHDL设计实例
5.5 本章总结
第6章 VHDL程序设计难点解析
6.1 面向硬件的设计思维
6.2 组合电路与时序电路
6.3 程序中的信号与变量
6.4 进程中的多边沿触发问题
6.5 基本算术运算实现及其难点
6.6 锁存器
6.7 本章总结
第7章 VHDL高级层次化设计
7.1 层次化设计概述
7.2 基于ⅤHDL的层次化设计
7.3 模块的参数化设计
7.4 参数化设计中常用的描述语句
7.5 本章总结
第8章 VHDL程序的综合
8.1 ⅤHDL基本操作符的综合
8.2 ⅤHDL基本数据类型的综合
8.3 参数化ⅤHDL程序的综合
8.4 ⅤHDL程序的综合流程
8.5 本章总结
第9章 面向仿真的VHDL程序设计
9.1 ⅤHDL的可综合性与可仿真特性
9.2 常用的ⅤHDL仿真语句
9.3 仿真激励的产生
9.4 ⅤHDL测试平台
9.5 本章总结
第10章 Xilinx Spartan 3E系列FPGA简介
10.1 FPGA基础知识
10.2 Ⅹilinx Spartan 3E系列FPGA简介
10.3 基于FPGA的开发与设计
10.4 本章总结
第11章 Xilinx ISE Design Suite 10.1使用指南
11.1 ISE Design Suite 10.1简介与安装
11.2 基于ISE的ⅤHDL程序开发流程
11.3 在线逻辑分析仪ChipScope Pro
11.4 本章总结
第12章 基本功能模块的VHDL实现
12.1 分频电路设计
12.2 同步整形与按键消抖
12.3 按键扫描电路设计
12.4 数码管接口电路设计
12.5 字符型16×2 LCD接口电路设计
12.6 PS/2键盘接口电路设计
12.7 ⅤGA接口电路设计
12.8 伪随机序列的产生
12.9 SPI同步接口及其应用
12.10 Ⅹilinx FPGA常用硬核模块的调用
12.11 本章总结
第13章 DES算法的VHDL实现
13.1 DES算法的原理
13.2 DES算法的VHDL实现
13.3 系统综合与仿真
13.4 本章总结
附录A VHDL关键字和预定义程序包
A.1 ⅤHDL关键字
A.2 ⅤHDL预定义程序包
参考文献