更新时间:2018-12-27 17:53:43
封面
版权信息
前言
第1章 片上系统概述
1.1 片上系统的基础知识
1.2 片上系统DemoSoC
1.3 本章小结
第2章 开源嵌入式处理器
2.1 开源嵌入式处理器介绍
2.2 OR1200
2.3 OR1200核心寄存器
2.4 OR1200的端口
2.5 OR1200核心硬件配置
2.6 本章小结
第3章 片上总线
3.1 片上总线技术综述
3.2 WISHBONE片上总线的基本特点
3.3 接口信号定义
3.5 WISHBONE总线周期
3.6 WISHBONE寄存反馈总线周期
3.7 WISHBONE规范对IP文档的要求
3.8 WISHBONE从设备接口示例
3.9 WISHBONE对RAM/ROM的支持
3.10 WISHBONE点到点连接示例
3.11 WISHBONE共享总线连接示例
3.12 地址译码
3.13 仲裁器的设计
3.14 本章小结
第4章 NandFlash控制器
4.1 闪存技术概述
4.2 NandFlash器件原理
4.3 NandFlash器件的操作
4.4 NandFlash控制器的设计
4.5 NandFlash控制器源代码分析
4.6 NandFlash控制器的验证
4.7 本章小结
第5章 SDRAM控制器
5.1 SDRAM器件介绍
5.2 SDRAM控制器功能描述
5.3 SDRAM控制器源代码分析
5.4 SDRAM控制器的验证
5.5 SDRAM控制器未来改进
5.6 本章小结
第6章 IIS音频控制器
6.1 音频复制技术
6.2 音频系统构成
6.3 数字音频接口
6.4 音频编解码芯片
6.5 IIS接口控制器设计与源代码分析
6.6 应用示例
6.7 本章小结
第7章 LCD控制器
7.1 LCD技术介绍
7.2 RGB接口LCD
7.3 RGB接口LCD控制器
7.4 MCU接口LCD控制器
7.5 本章小结
第8章 DMA控制器与总线桥
8.1 DMA和总线桥概述
8.2 DMA和总线桥的设计原理
8.3 寄存器定义
8.4 DMA和总线桥源代码分析
8.5 DMA和总线桥的验证
8.6 本章小结
第9章 USB控制器
9.1 USB基础
9.2 USB主机和设备端控制器IP设计原理
9.3 USB主机和设备端控制器IP的验证
9.4 本章小结
第10章 PCI主设备桥
10.1 概述
10.2 PCI管脚
10.3 PCI Host总体设计
10.4 寄存器定义
10.5 PCI主设备桥初始化
10.6 管脚和信号定义
10.7 PCI Host相关操作
10.8 读取RTL8139的Vendor ID和Device ID
10.9 本章小结
第11章 PS/2接口
11.1 PS/2接口电气特性
11.2 PS/2接口协议
11.3 PS/2鼠标原理
11.4 键盘原理
11.5 PS/2控制器设计和源代码分析
11.6 PS/2接口控制器的验证
11.7 本章小结
第12章 SPI接口
12.1 SPI简介
12.2 SPI控制器设计
12.3 SPI控制器源代码分析
12.4 本章小结
第13章 UART控制器
13.1 串口原理
13.2 UART控制器设计原理
13.3 UART接口控制器源代码分析
13.4 本章小结
第14章 IIC接口
14.1 IIC简介
14.2 IIC控制器设计