更新时间:2023-12-12 20:03:29
封面
版权信息
内容简介
作者简介
前言
第1章 FPGA技术分析
1.1 芯片架构的演变
1.2 设计方法的演变
1.3 面临的挑战
1.4 四大基本原则
1.4.1 硬件原则
1.4.2 同步原则
1.4.3 流水原则
1.4.4 面积与速度的平衡与互换原则
1.5 性能指标
1.6 思考空间
第2章 优化时钟网络
2.1 时钟资源
2.1.1 7系列FPGA中的时钟资源
2.1.2 UlatraScale/UltraScale+FPGA中的时钟资源
2.1.3 Versal ACAP中的时钟资源
2.2 时钟偏移
2.3 时钟抖动
2.4 安全的时钟启动方式
2.5 时钟规划
2.6 创建输出时钟
2.7 思考空间
第3章 优化组合逻辑
3.1 组合逻辑资源
3.2 译码器与编码器
3.2.1 译码器代码风格
3.2.2 编码器代码风格
3.3 多路复用器与多路解复用器
3.3.1 多路复用器代码风格
3.3.2 多路解复用器代码风格
3.4 加法器与累加器
3.4.1 加法器代码风格
3.4.2 累加器代码风格
3.5 其他组合逻辑电路
3.5.1 移位器代码风格
3.5.2 比较器代码风格
3.5.3 奇偶校验电路代码风格
3.5.4 二进制码与格雷码互转电路代码风格
3.6 避免组合逻辑环路
3.7 思考空间
第4章 优化触发器
4.1 触发器资源
4.1.1 7系列FPGA中的触发器资源
4.1.2 UltraScale/UltraScale+FPGA中的触发器资源
4.1.3 Versal ACAP中的触发器资源
4.2 建立时间和保持时间
4.3 亚稳态
4.4 控制集
4.5 复位信号的代码风格
4.5.1 异步复位还是同步复位
4.5.2 全局复位还是局部复位
4.5.3 是否需要上电复位
4.6 同步边沿检测电路代码风格
4.7 串并互转电路代码风格
4.8 避免意外生成的锁存器
4.9 思考空间
第5章 优化移位寄存器
5.1 移位寄存器资源
5.1.1 7系列FPGA中的移位寄存器资源
5.1.2 UltraScale/UltraScale+FPGA中的移位寄存器资源
5.1.3 Versal ACAP中的移位寄存器资源
5.2 移位寄存器的代码风格
5.3 移位寄存器的应用场景
5.4 管理时序路径上的移位寄存器
5.5 思考空间
第6章 优化存储器
6.1 存储器资源
6.1.1 分布式RAM
6.1.2 BRAM
6.1.3 UltraRAM
6.2 单端口RAM代码风格
6.3 简单双端口RAM代码风格
6.4 真双端口RAM代码风格
6.5 RAM的初始化与ROM代码风格
6.6 同步FIFO代码风格
6.7 异步FIFO代码风格
6.8 平衡BlockRAM的功耗与性能
6.9 异构RAM
6.10 以IP方式使用RAM和FIFO
6.11 以XPM方式使用RAM或FIFO
6.12 管理时序路径上的BRAM和UltraRAM
6.13 思考空间
第7章 优化乘加运算单元
7.1 乘加器资源
7.1.1 7系列FPGA中的乘加器资源
7.1.2 UltraScale/UltraScale+FPGA中的乘加器资源
7.1.3 Versal ACAP中的乘加器资源
7.2 以乘法为核心运算的代码风格
7.3 复数乘法运算代码风格
7.4 向量内积代码风格
7.5 以加法为核心运算的电路结构
7.6 管理时序路径上的乘加器
7.7 思考空间
第8章 优化状态机
8.1 基本概念