36.4.2 MII和RMII接口