芯片设计——CMOS模拟集成电路设计与仿真实例:基于Cadence IC 617
上QQ阅读APP看本书,新人免费读10天
设备和账号都新为新人

1.2 交互式电路设计与仿真

模拟集成电路设计不同于数字集成电路设计,数字集成电路设计主要通过Verilog等语言进行代码描述,依据代码逻辑,EDA工具可以自动生成电路原理图以及电路的物理版图描述。而模拟集成电路的设计只能在EDA工具平台上进行手工绘制。这种通过图形化界面的交互式设计过程是模拟集成电路的一大特点。在设计过程中,工程师在图形化界面上对元器件进行布局布线,并对各元器件的参数进行设置。在设计过程中工程师通常需要依据仿真结果对原理图设计进行反复迭代。图1.2所示的模拟电路原理图实例为反向器的原理图。

图1.2 模拟电路原理图实例

在电路设计的过程中需要借助EDA工具对电路设计进行验证。例如在利用Virtuoso软件进行模拟集成电路设计的过程中,可以借助其模拟设计环境(Analog Design Environment, ADE)对电路进行直流分析(DC Analysis)、交流分析(AC Analysis)、瞬态分析(Transient Analysis)、噪声分析(Noise Analysis)等仿真分析。电路仿真可以辅助电路设计过程,工程师依据仿真结果对电路做出针对性的修改和优化。

模拟集成电路在仿真与设计的迭代过程中总是存在指标之间的折衷关系,因此设计师需要在各项指标之间进行权衡。